Faraday Technology Corporation a lancé sa solution totale SerDes (sérialiseur/désérialiseur) qui comprend la conception IP SerDes sur UMC 28nm et le service IP avancé (IPA) correspondant qui inclut l'intégration du sous-système IP, la mise en œuvre du noyau dur PHY et l'analyse de l'intégrité du signal/de l'alimentation (SI/PI) sur le système avec la conception du boîtier et du PCB. Faraday a déjà intégré avec succès la solution totale SerDes dans des ASIC produits en masse pour la fibre optique jusqu'à la maison (FttH), les passerelles domestiques, les commutateurs Ethernet, les SSD, l'automatisation industrielle, la bande de base 5G et d'autres applications. La combinaison de l'IP SerDes éprouvée sur silicium et du service IPA de Faraday accélère la production de masse des clients.

En effet, l'intégration du sous-système IP réduit le temps nécessaire à la vérification IP de la fonction du protocole d'interface dans le système et l'implémentation du hardcore PHY garantit la performance de l'interface sur la base de la configuration dédiée du client. Parallèlement, le service IPA fournit des lignes directrices pour l'agencement des circuits imprimés et prend en charge l'analyse SI/PI afin d'augmenter le débit de transfert des données sans erreur de système. Grâce à l'équipement de test automatique des circuits intégrés (ATE) et aux instruments de mesure de la conformité, le service IPA peut accélérer le flux de tests à différentes températures dans le laboratoire pour résoudre les problèmes avant la production de masse.